摘要:在超高速高精度模数转换器(ADC)设计中,低压运算放大器及其数字辅助校准算法至关重要。 基于 40 nm CMOS 工 艺、工作电压 1. 1 V,设计了一款 500 MS / s、12 位流水线 ADC。 系统采用前端无采保结构及低压级间运算放大器以降低系统功 耗。 本文提出了一种基于数字检测的算法校准级间增益和电容失配误差,使用较小的面积和功耗有效提高了 ADC 的整体性 能。 本数字校准方案将 ADC 的差分非线性(DNL)和积分非线性(INL)从 2. 4 LSB 和 5. 9 LSB 降低为 1. 7 LSB 和 0. 8 LSB。 对 于 74. 83 MHz 的正弦信号,校准技术分别实现了 63. 14 dB 的信号-失真噪声比(SNDR)和 75. 14 dB 的无杂散动态范围(SFDR), 功耗为 123 mW,满足设计指标,证明了带有数字校正的低压流水线 ADC 设计的有效性。